可控硅強(qiáng)觸發(fā)的優(yōu)點(diǎn)
發(fā)布時(shí)間: 2022-09-09 11:43:35 人氣:543 次
晶閘管對(duì)我們來說并不陌生,晶閘管是一種電流控制型的雙極半導(dǎo)體器件,它尋求類似于電流源的柵極驅(qū)動(dòng)單元,可以向晶閘管的柵極提供特別陡的峰值電流脈沖,以確保晶閘管在任何時(shí)間可靠地觸發(fā)。防反二極管繼電器100%負(fù)載電流老化試驗(yàn),通過歐共體CE認(rèn)證,國際ISO9000認(rèn)證,國內(nèi)3C認(rèn)證。降壓硅鏈繼電器輸入信號(hào)與TTL和COMS數(shù)字邏輯電路兼容。可控硅通常被稱之為功率半導(dǎo)體模塊(semiconductor module)。最早是在1970年由西門康公司率先將模塊原理引入電力電子技術(shù)領(lǐng)域,是采用模塊封裝形式,具有三個(gè)PN結(jié)的四層結(jié)構(gòu)的大功率半導(dǎo)體器件。 晶閘管的柵極觸發(fā)特性對(duì)晶閘管的額定值和特性參數(shù)影響很大。 可以縮短器件的導(dǎo)通時(shí)間,降低導(dǎo)通損耗,提高器件的抗di/dt能力。
觸發(fā)脈沖幅度對(duì)晶閘管開度的影響
晶閘管柵極觸發(fā)電流的大小對(duì)器件的開關(guān)速度有明顯的影響,高柵極觸發(fā)電流可明顯縮短器件的開關(guān)時(shí)間。
在觸發(fā)脈沖幅值僅為器件IGT時(shí),器件雖可開通,但器件開通使用時(shí)間進(jìn)行延遲出現(xiàn)明顯,會(huì)高達(dá)數(shù)十微妙,這對(duì)于提高整機(jī)生產(chǎn)設(shè)備的可靠有效控制、安全管理運(yùn)行是不利的。
二.觸發(fā)控制脈沖持續(xù)上升發(fā)展時(shí)間(陡度)對(duì)可控硅開通的影響
觸發(fā)脈沖上升時(shí)間(陡度)對(duì)可控硅的開啟速度也有顯著影響。觸發(fā)脈沖上升時(shí)間越長,其效果就等于降低了柵極觸發(fā)電流。觸發(fā)脈沖越陡,上升時(shí)間越短,CR開啟時(shí)間越短。
三.可控硅可靠觸發(fā)對(duì)門極觸發(fā)源要求
(1)一般要求:
觸發(fā)脈沖電流幅度: ig = 10igt;
脈沖持續(xù)上升發(fā)展時(shí)間:tr≤1μs;
(2)高di/dt下的使用:
器件在高di/dt下運(yùn)用時(shí),特別是當(dāng)可控硅的阻斷電壓很高時(shí),在開通過程中門-陰間橫向電阻所產(chǎn)生的電壓可能會(huì)超過門極電壓,嚴(yán)重時(shí),甚至?xí)归T極電流倒流。這種負(fù)的門極電流會(huì)引起開通損耗增加,可能會(huì)導(dǎo)致器件高di/dt損壞。
因此,我們要求在高 di/dt 條件下使用時(shí),柵極觸發(fā)電壓 vg 不低于20v,或者柵極電路上串聯(lián)二極管,以防止柵極電流回流。
(3)晶閘管串并聯(lián)
可控硅的串聯(lián):晶閘串聯(lián)管應(yīng)用時(shí),要求其進(jìn)行相互之間串聯(lián)的每個(gè)可控硅應(yīng)盡我們可能地一致通過開通??煽毓璧牟⒙?lián):陡而強(qiáng)的門極觸發(fā)一個(gè)脈沖技術(shù)能使系統(tǒng)并聯(lián)可控硅開通時(shí)間特性的不平衡問題降至小,從而使有良好的均流效果。